- Bạn vui lòng tham khảo Thỏa Thuận Sử Dụng của Thư Viện Số
Tài liệu Thư viện số
Danh mục TaiLieu.VN
Design and optimization of approximate adder using advanced CMOS technology
Design and optimization of approximate adder using advanced CMOS technology: Graduation project of Electronics and Communications Engineering Technology/ Luong Ngoc Phuong Quynh, Nguyen Phuc Hung; Pham Van Khoa (Advisor)--Ho Chi Minh City: Ho Chi Minh City University of Technology and Education, 2024 Call no.: KĐĐ-41 621.3815 L964-Q178
85 p hcmute 07/06/2024 137 6
Từ khóa: Approximate adder, Cmos technology, Nguyen Phuc Hung
Thiết kế mạch kết hợp lai giữa Cmos và Memristor để xây dựng kiến trúc mạng Neuron
Thiết kế mạch kết hợp lai giữa Cmos và Memristor để xây dựng kiến trúc mạng Neuron: Báo cáo tổng kết đề tài Khoa học và Công nghệ cấp Trường trọng điểm - Mã số: T2018-54TĐ/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2018Call no. : ĐCT 621.3815 V872-H874
59 p hcmute 10/11/2021 421 12
Từ khóa: Mạch Cmos; Mạng nơron nhân tạo; Memory resistor; Võ Minh Huân
Vi mạch công suất thấp trong chế độ lưu trữ dữ liệu dùng công nghệ Submicrometter
Vi mạch công suất thấp trong chế độ lưu trữ dữ liệu dùng công nghệ Submicrometter: Báo cáo tổng kết đề tài Khoa học và Công nghệ cấp Trường trọng điểm - Mã số: T2017-76TĐ/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2018Call no. : ĐCT 621.3815 V872-H874
54 p hcmute 10/11/2021 457 5
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM: Luận văn thạc sĩ / Đào Ái Quốc; Võ Minh Huân (Giảng viên hướng dẫn). -- Tp. Hồ Chí Minh : Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2015 xii, 269 tr. ; 30 cm + 1 đĩa CD Dewey Class no. : 621.381 5 -- dc 23Call no. : 60520203 621.3815 Đ211-Q163
85 p hcmute 25/10/2021 417 11
Từ khóa: Công nghệ 45NM; Công suất dòng rò; Dòng rò; Mạch CMOS; Power Gating; Vi mạch số.
Giáo trình thiết kế mạch tích hợp CMOS
Giáo trình thiết kế mạch tích hợp CMOS/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Quốc gia Tp.Hồ Chí Minh, 2019 259tr.; 24cm ISBN 9786047369485 1. Điện tử học. 2. Mạch tích hợp. 3. Mạch tích hợp CMOS.Dewey Class no. : 621.3815 -- dc 23Call no. : 621.3815 V872-H874
262 p hcmute 11/10/2021 1306 110
Từ khóa: thiết kế mạch; CMOS
Thiết kế mạch kết hợp lai giữa cmos và memristor để xây dựng kiến trúc mạng neuron
Ngành công nghệvi mạch là một trong những ngành có tầm ảnh huởng rất lớn đến sự phát triển của loài ngƣời trong thế giới hiện đại ngày nay. Theo năm tháng, vi mạch ngày càng đuợc chế tạo với kích thuớc nhỏ hơn, nhưng cuộc cách mạng thực sự diễn ra đối với con số bóng bán dẫn transistor đặt trong một vi mạch. Một khi các nhà sản...
22 p hcmute 06/07/2020 390 2
Từ khóa: Thiết kế mạch kết hợp lai giữa cmos và memristor để xây dựng kiến trúc mạng neuron, Võ Minh Huân
A NOVEL CHARGE RECYCLING TECHNIQUE FOR SAVING LEAKAGE POWER IN LOW Vth CMOS CIRCUITS
In this paper, we use an innovative power gating technique to charge recycling the lost energy. We compare conventional circuits and circuit using dual-charge recycling power gating technique in term of the power consumption using the 45 nm Predictive Technology Model. Since we design circuits that it reduces the power consumption of the circuit in the sleep mode, saves energy and costs for the user.
5 p hcmute 06/07/2017 524 2
Từ khóa: Power gating, low power, leakage current, CMOS Classification: Integrated circuits
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM
Trong luận văn này, người thực hiện sử dụng kỹ thuật Dual-Switch Power Gating (DSPG)áp dụng trên mạch cộng 32-bit Carry Look Ahead. Bằng cách sử dụng kỹ thuật DSPG này, mạch cộng 32-bit đã đạt được mức tiêu thụ năng lượng thấp và vẫn bảo toàn dữ liệu ở chế độ ngủ.
22 p hcmute 14/06/2016 602 13
Từ khóa: Power Gating, công suất thấp, dòng rò, CMOS
Cụm từ "metal-oxide-semiconductor" bắt nguồn từ một qui trình chế tạo các vi mạch tích hợp CMOS trước đây. Qui trình này tạo ra các transistor hiệu ứng trường mà mỗi transistor có một điện cực cổng bằng kim loại được đặt lên trên một lớp cách điện bằng oxide phủ trên vật liệu bán dẫn. Ngày nay, thay vì dùng kim loại, người ta tạo ra điện cực...
9 p hcmute 17/01/2012 425 4
Từ khóa: cấu tạo CMOS, cấu tạo cpu, thành phần CMOS, cấu hình CMOS, hướng dẫn cấu hình CMOS, kinh nghiệm cấu hình CMOS
Hai đặc tính cơ bản của các linh kiện được chế tạo bằng công nghệ CMOS là có độ miễn nhiễu cao và tiêu thụ năng lượng ở trạng thái tĩnh rất thấp. Các vi mạch CMOS chỉ tiêu thụ năng lượng một cách đáng kể khi các transistor bên trong nó chuyển đổi giữa các trạng thái đóng (ON) và mở (OFF). Kết quả là các thiết bị CMOS ít tiêu thụ năng...
9 p hcmute 17/01/2012 444 2
Từ khóa: cấu tạo CMOS, cấu tạo cpu, thành phần CMOS, cấu hình CMOS, hướng dẫn cấu hình CMOS, kinh nghiệm cấu hình CMOS
CMOS, viết tắt của "Complementary Metal-Oxide-Semiconductor" trong tiếng Anh, là thuật ngữ chỉ một loại công nghệ dùng để chế tạo vi mạch tích hợp. Công nghệ CMOS được dùng để chế tạo vi xử lý, vi điều khiển, RAM tĩnh và các mạch lôgíc số khác. Công nghệ CMOS cũng được dùng rất nhiều trong các mạch tương tự như cảm biến hình ảnh, chuyển đổi...
9 p hcmute 17/01/2012 418 2
Từ khóa: cấu tạo CMOS, cấu tạo cpu, thành phần CMOS, cấu hình CMOS, hướng dẫn cấu hình CMOS, kinh nghiệm cấu hình CMOS
CMOS là tên dùng để ám chỉ cả hai khía cạnh: đó là một phong cách thiết kế mạch số cụ thể và cũng là tên của một họ các qui trình chế tạo nhằm thực thi mạch điện tử trên vi mạch (chip). Mạch logic CMOS tạo ra từ qui trình CMOS sẽ tiêu tán ít năng lượng hơn và cho phép tích hợp với mật độ cao hơn so với các qui trình khác với cùng một chức...
9 p hcmute 17/01/2012 441 2
Từ khóa: cấu tạo CMOS, cấu tạo cpu, thành phần CMOS, cấu hình CMOS, hướng dẫn cấu hình CMOS, kinh nghiệm cấu hình CMOS