- Bạn vui lòng tham khảo Thỏa Thuận Sử Dụng của Thư Viện Số
Tài liệu Thư viện số
Danh mục TaiLieu.VN
Thiết kế và tối ưu bộ cộng xấp xỉ sử dụng công nghệ Cmos
Thiết kế và tối ưu bộ cộng xấp xỉ sử dụng công nghệ Cmos: Đồ án tốt nghiệp ngành Công nghệ kỹ thuật máy tính/ Nguyễn Gia Đạt; Phạm Văn Khoa (Giảng viên hướng dẫn). -- TP. Hồ Chí Minh: Trường Đại học Sư phạm Kỹ thuật TP. Hồ Chí Minh, 2024 Call no. : KMT-19 621.3815 N573-Đ232
104 p hcmute 19/12/2024 10 3
Từ khóa: Bộ cộng xấp xỉ, Công nghệ Cmos, Vi mạch, Phạm Văn Khoa
Design and optimization of approximate adder using advanced CMOS technology
Design and optimization of approximate adder using advanced CMOS technology: Graduation project of Electronics and Communications Engineering Technology/ Luong Ngoc Phuong Quynh, Nguyen Phuc Hung; Pham Van Khoa (Advisor)--Ho Chi Minh City: Ho Chi Minh City University of Technology and Education, 2024 Call no.: KĐĐ-41 621.3815 L964-Q178
85 p hcmute 07/06/2024 150 6
Từ khóa: Approximate adder, Cmos technology, Nguyen Phuc Hung
Thiết kế mạch kết hợp lai giữa Cmos và Memristor để xây dựng kiến trúc mạng Neuron
Thiết kế mạch kết hợp lai giữa Cmos và Memristor để xây dựng kiến trúc mạng Neuron: Báo cáo tổng kết đề tài Khoa học và Công nghệ cấp Trường trọng điểm - Mã số: T2018-54TĐ/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2018Call no. : ĐCT 621.3815 V872-H874
59 p hcmute 10/11/2021 456 12
Từ khóa: Mạch Cmos; Mạng nơron nhân tạo; Memory resistor; Võ Minh Huân
Vi mạch công suất thấp trong chế độ lưu trữ dữ liệu dùng công nghệ Submicrometter
Vi mạch công suất thấp trong chế độ lưu trữ dữ liệu dùng công nghệ Submicrometter: Báo cáo tổng kết đề tài Khoa học và Công nghệ cấp Trường trọng điểm - Mã số: T2017-76TĐ/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2018Call no. : ĐCT 621.3815 V872-H874
54 p hcmute 10/11/2021 469 5
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM: Luận văn thạc sĩ / Đào Ái Quốc; Võ Minh Huân (Giảng viên hướng dẫn). -- Tp. Hồ Chí Minh : Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2015 xii, 269 tr. ; 30 cm + 1 đĩa CD Dewey Class no. : 621.381 5 -- dc 23Call no. : 60520203 621.3815 Đ211-Q163
85 p hcmute 25/10/2021 437 11
Từ khóa: Công nghệ 45NM; Công suất dòng rò; Dòng rò; Mạch CMOS; Power Gating; Vi mạch số.
Giáo trình thiết kế mạch tích hợp CMOS
Giáo trình thiết kế mạch tích hợp CMOS/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Quốc gia Tp.Hồ Chí Minh, 2019 259tr.; 24cm ISBN 9786047369485 1. Điện tử học. 2. Mạch tích hợp. 3. Mạch tích hợp CMOS.Dewey Class no. : 621.3815 -- dc 23Call no. : 621.3815 V872-H874
262 p hcmute 11/10/2021 1508 119
Từ khóa: thiết kế mạch; CMOS
Thiết kế mạch kết hợp lai giữa cmos và memristor để xây dựng kiến trúc mạng neuron
Ngành công nghệvi mạch là một trong những ngành có tầm ảnh huởng rất lớn đến sự phát triển của loài ngƣời trong thế giới hiện đại ngày nay. Theo năm tháng, vi mạch ngày càng đuợc chế tạo với kích thuớc nhỏ hơn, nhưng cuộc cách mạng thực sự diễn ra đối với con số bóng bán dẫn transistor đặt trong một vi mạch. Một khi các nhà sản...
22 p hcmute 06/07/2020 400 2
Từ khóa: Thiết kế mạch kết hợp lai giữa cmos và memristor để xây dựng kiến trúc mạng neuron, Võ Minh Huân
A NOVEL CHARGE RECYCLING TECHNIQUE FOR SAVING LEAKAGE POWER IN LOW Vth CMOS CIRCUITS
In this paper, we use an innovative power gating technique to charge recycling the lost energy. We compare conventional circuits and circuit using dual-charge recycling power gating technique in term of the power consumption using the 45 nm Predictive Technology Model. Since we design circuits that it reduces the power consumption of the circuit in the sleep mode, saves energy and costs for the user.
5 p hcmute 06/07/2017 539 2
Từ khóa: Power gating, low power, leakage current, CMOS Classification: Integrated circuits
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM
Trong luận văn này, người thực hiện sử dụng kỹ thuật Dual-Switch Power Gating (DSPG)áp dụng trên mạch cộng 32-bit Carry Look Ahead. Bằng cách sử dụng kỹ thuật DSPG này, mạch cộng 32-bit đã đạt được mức tiêu thụ năng lượng thấp và vẫn bảo toàn dữ liệu ở chế độ ngủ.
22 p hcmute 14/06/2016 614 13
Từ khóa: Power Gating, công suất thấp, dòng rò, CMOS