- Bạn vui lòng tham khảo Thỏa Thuận Sử Dụng của Thư Viện Số
Tài liệu Thư viện số
Danh mục TaiLieu.VN
Power consumption optimization for VLSI designs using ICC & DC EDA tools and CMOS 32NM EDK synopsys technology: Graduation project of Computer engineering technology/ Nguyen Le Gia Lam, Phu Quoc Huy; Pham Van Khoa (Advisor)--Ho Chi Minh City: Ho Chi Minh City University of Technology and Education, 2023 Call no.: KMT-19 621.3745 N573-L213
67 p hcmute 07/06/2024 215 14
Từ khóa: Clock gating, Power consumption, Nguyễn Lê Gia Lâm
Evaluation of Performance of clock gating techniques in digital circuit design
Evaluation of Performance of clock gating techniques in digital circuit design: Graduation Project of Computer Engineering Technology/ Khuu Hoang Duy, Truong Van Ty; Do Duy Tan (Advisor)--Ho Chi Minh City: Ho Chi Minh City University of Technology and Education, 2023 Call no.: KTM-19 681.1 K45-D988
57 p hcmute 22/02/2024 138 11
Từ khóa: Clock gating techniques, Digital circuit design, Do Duy Tan, eAdvisor
Âm mưu chống lại Bill Gates= The plot to get bill Gates
Âm mưu chống lại Bill Gates= The plot to get bill Gates/ Thanh Hà, Minh Đức. -- H.: Văn hóa thông tin, 2004 507tr.; 21cm Summary: Dewey Class no. : 658 -- dc 22 , 641.502 Call no. : 658 A478
4 p hcmute 19/05/2022 260 0
Từ khóa: 1. Danh nhân kinh tế. 2. Bill Gates. 3. Quản trị doanh nghiệp. I. .
Bill Gates speaks= Bill Gates đã nói
Bill Gates speaks= Bill Gates đã nói/ Bill Gates;Lê Hiền Thảo, Vũ Tài Hoa,Nguyễn Văn Phước tổng hợp và biên soạn. -- Tp.HCM.: Trẻ , 2006 287tr; 21cm Summary: Dewey Class no. : 658 -- dc 22 Call no. : 658 B596
3 p hcmute 19/05/2022 265 0
Âm mưu chống lại Bill Gates= The plot to get bill Gates
Âm mưu chống lại Bill Gates= The plot to get bill Gates/ Thanh Hà, Minh Đức. -- H.: Văn hóa thông tin, 2004 507tr.; 21cm Summary: Dewey Class no. : 658 -- dc 22, 641.502Call no. : 658 A478
4 p hcmute 11/05/2022 258 0
Từ khóa: 1. Danh nhân kinh tế. 2. Bill Gates. 3. Quản trị doanh nghiệp. I. .
Bill Gates speaks= Bill Gates đã nói
Bill Gates speaks= Bill Gates đã nói/ Bill Gates;Lê Hiền Thảo, Vũ Tài Hoa,Nguyễn Văn Phước tổng hợp và biên soạn. -- Tp.HCM.: Trẻ , 2006 287tr; 21cm Summary: . Dewey Class no. : 658 -- dc 22Call no. : 658 B596
3 p hcmute 11/05/2022 241 0
Bill Gates con đường đến tương lai=The path to the future
Bill Gates con đường đến tương lai=The path to the future/ Jonathan Gatlin, Lê Hiền Thảo(Biên dịch). -- Tp. HCM.: Trẻ , 2004 230tr; 20cm Summary: Nội dung chính: Dewey Class no. : 658 -- dc 21Call no. : 658 G263
5 p hcmute 19/04/2022 227 0
Từ khóa: 1. Danh nhân thế giới. 2. Quản trị doanh nghiệp. I. Bill Gates. II. Lê Hiền Thảo Dịch giả.
Hướng dẫn thí nghiệm DSP sử dụng FPGA
Hướng dẫn thí nghiệm DSP sử dụng FPGA / Nguyễn Tuấn Phước, Nguyễn Minh Khánh Ngọc.-Tp. Hồ Chí Minh : Đại học Quốc gia Tp. Hồ Chí Minh, 2014105tr. : Minh họa ; 28cm ISBN 9786047321735Dewey Class no. : 621.3822 -- dc 23Call no. : 621.3822 N573 - P577
5 p hcmute 06/12/2021 505 10
Vi mạch công suất thấp trong chế độ lưu trữ dữ liệu dùng công nghệ Submicrometter
Vi mạch công suất thấp trong chế độ lưu trữ dữ liệu dùng công nghệ Submicrometter: Báo cáo tổng kết đề tài Khoa học và Công nghệ cấp Trường trọng điểm - Mã số: T2017-76TĐ/ Võ Minh Huân. -- Tp. Hồ Chí Minh: Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2018Call no. : ĐCT 621.3815 V872-H874
54 p hcmute 10/11/2021 490 5
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM
Kỹ thuật thiết kế mạch giảm công suất rò trong vi mạch số dùng công nghệ 45NM: Luận văn thạc sĩ / Đào Ái Quốc; Võ Minh Huân (Giảng viên hướng dẫn). -- Tp. Hồ Chí Minh : Đại học Sư phạm Kỹ thuật Tp. Hồ Chí Minh, 2015 xii, 269 tr. ; 30 cm + 1 đĩa CD Dewey Class no. : 621.381 5 -- dc 23Call no. : 60520203 621.3815 Đ211-Q163
85 p hcmute 25/10/2021 458 11
Từ khóa: Công nghệ 45NM; Công suất dòng rò; Dòng rò; Mạch CMOS; Power Gating; Vi mạch số.
In this paper, we compared various power gating schemes in terms of energy loss, crossover time, and wake-up time using the 45-nm Predictive Technology Model. In this comparison, the Dual-Switch Power Gating (DSPG) shows smaller energy loss, shorter crossover time, faster wake-up time than the other power gating schemes such as the Single-Switch and Charge-Recycled Power Gating schemes. Based on these advantages, the DSPG is suggested in this...
7 p hcmute 06/07/2017 483 3
A NOVEL CHARGE RECYCLING TECHNIQUE FOR SAVING LEAKAGE POWER IN LOW Vth CMOS CIRCUITS
In this paper, we use an innovative power gating technique to charge recycling the lost energy. We compare conventional circuits and circuit using dual-charge recycling power gating technique in term of the power consumption using the 45 nm Predictive Technology Model. Since we design circuits that it reduces the power consumption of the circuit in the sleep mode, saves energy and costs for the user.
5 p hcmute 06/07/2017 555 2
Từ khóa: Power gating, low power, leakage current, CMOS Classification: Integrated circuits