- Bạn vui lòng tham khảo Thỏa Thuận Sử Dụng của Thư Viện Số
Tài liệu Thư viện số
Danh mục TaiLieu.VN
THIẾT KẾ BỘ LỌC PHẦN TỬ XỬ LÝ TÍN HIỆU TRÊN NỀN CÔNG NGHỆ FPGA
Phương pháp bộ lọc phần tử là một trong những phương pháp tốt nhất để giải quyết vấn đề tìm trạng thái ước lượng của các hệ thống phi tuyến và được sử dụng rộng rãi trong lĩnh vực xử lý tín hiệu. Mục đích chính của bài báo đề cập đến việc thiết kế bộ lọc phần tử sử dụng thuật toán SIR để ước lượng trạng thái của các...
7 p hcmute 28/06/2017 489 2
Từ khóa: bộ lọc phần tử, Xilinx AccelDSP, hệ thống động, bộ lọc Bayes, FPGA Virtex-II Pro
THIẾT KẾ BỘ LỌC PHẦN TỬ XỬ LÝ TÍN HIỆU TRÊN NỀN CÔNG NGHỆ FPGA
Phương pháp bộ lọc phần tử là một trong những phương pháp tốt nhất để giải quyết vấn đề tìm trạng thái ước lượng của các hệ thống phi tuyến và được sử dụng rộng rãi trong lĩnh vực xử lý tín hiệu. Mục đích chính của bài báo đề cập đến việc thiết kế bộ lọc phần tử sử dụng thuật toán SIR để ước lượng trạng thái của các...
7 p hcmute 18/11/2016 659 3
Từ khóa: bộ lọc phần tử, Xilinx AccelDSP, hệ thống động, bộ lọc Bayes, FPGA Virtex-II Pro